Главная страница
Культура
Искусство
Языки
Языкознание
Вычислительная техника
Информатика
Финансы
Экономика
Биология
Сельское хозяйство
Психология
Ветеринария
Медицина
Юриспруденция
Право
Физика
История
Экология
Промышленность
Энергетика
Этика
Связь
Автоматика
Математика
Электротехника
Философия
Религия
Логика
Химия
Социология
Политология
Геология

Вопросы к экзамену 2011. 1. Фон неймановская архитектура и функции узлов микроконтроллеров. Гарвардская архитектура и функции узлов микроконтроллеров



Скачать 35.5 Kb.
Название 1. Фон неймановская архитектура и функции узлов микроконтроллеров. Гарвардская архитектура и функции узлов микроконтроллеров
Анкор Вопросы к экзамену 2011.doc
Дата 01.02.2018
Размер 35.5 Kb.
Формат файла doc
Имя файла Вопросы к экзамену 2011.doc
Тип Документы
#16154

1. Фон – неймановская архитектура и функции узлов микроконтроллеров.

2. Гарвардская архитектура и функции узлов микроконтроллеров.


3. Архитектура PIC -микроконтроллеров и функции их узлов.

4. Устройства сопряжения микроконтроллеров.


5. Стадии подготовки программного обеспечения для микроконтроллеров.

6. Разработка программ для микроконтроллеров.

7. Программирование на MPASM, особенности подготовки исходного текста и трансляции.

8. Основные операции над байтами.

9. Команды передачи управления.

10. Бит-ориентированные команды.

11. Символьные команды.

12. Основные директивы макроассемблера.

13. Основные логические операции, логические элементы и логические функции одной переменной.

14. Логические функции двух переменных.

15. Основные законы булевой алгебры.

16. Базис логической функции.


17. Анализ комбинационных устройств (6ез памяти).

18. Стандартные формылогических функций

19. Минимизация логических функций.

20. Синтез комбинационных устройств в заданном базисе

21. Анализ и синтез цифровых устройств с памятью. Способы описания цифровых устройств с памятью.

22. Принцип работы триггера. Асинхронные RS-триггеры.

23. Принцип работы триггера. Синхронные RS-триггеры.

24. D-триггеры.

25.T-триггеры. Триггеры с динамическим управлением.

26. Двухступенчатые триггеры. JK-триггер.

27. Параллельные регистры и сдвиговые регистры.

28. Двоичные счетчики с последовательным и сквозным переносом.

29. Реверсивные двоичные счетчики.

30. Шифраторы и дешифраторы двоичных кодов. Преобразователи кодов.

31. Цифровые мультиплексоры и демультиплексоры.

32. Арифметические операции над двоичными числами.


33. Сумматоры

34. Арифметико-логические устройства.



35. Транзисторно-транзисторная логика (ТТЛ).
36. Логика на комплементарных МОП транзисторах (КМОП).
37. Цифровые микросхемы эмиттерно-связанной логики.
38. Цифровые микросхемы интегральной инжекционной логики
39. Статические запоминающие устройства.
40. Масочные ПЗУ.
41. Программируемые ПЗУ с ультрафиолетовым стиранием и электрически перезаписываемые.
написать администратору сайта